✗ Out of stock - See our form to sign-up to be notified when it's back in stock!
✓ 1 year limited iBasso warranty
Earn 5% back in rewards! Learn More
This item is NOT eligible for promotional codes.
You may still
earn and
redeem
Audio46 Rewards
.
Detalhes do produto da marca
↓ Details provided by iBasso ↓
(Specifications and appearance of this product are subject to change without notice)
Resumo do produto D16
O D16 é um DAC que utiliza o FPGA-Master2.0 desenvolvido internamente pela iBasso como núcleo e emprega 16 conjuntos de 8E PWM-DACs em cascata, com um total de 128 PWM-DACS (discretos) para conversão D/A de 1 bit. O THD+N medido é superior a 0,0001%, que é o melhor entre os DACS discretos portáteis atuais. A seção AMP é o amplificador de transistor superclasse A que é muito semelhante ao amplificador DX320MAX.
FPGA-Master 2.0
O FPGA-Master2.0 da D16 reúne as conquistas do algoritmo da iBasso nos últimos três anos e é a razão pela qual conseguimos realizar avanços em nosso DAC discreto portátil.
1. O FPGA desempenha o papel de reorganização e recodificação de sinais, o que gera sinais PWM que podem ser decodificados pelo PWM-DAC subsequente.
2. Os desenvolvedores de DAC estão bem cientes de que quando o THD atinge um certo nível, a presença de ruído se torna um obstáculo para atingir uma faixa dinâmica maior. O FPGA-Master2.0 do D16 ostenta um modelador de ruído impressionante que reduz radicalmente o nível de ruído.
3. A tecnologia de regeneração de clock global é empregada. Dois osciladores de femtossegundo Accusilicon fornecem uma referência de clock para o FPGA. O FPGA regenera o clock de ruído de fase baixa síncrono exigido pelo DSP e pelo receptor USB. DACs de 1 bit são muito sensíveis ao jitter de clock. Testamos uma variedade de osciladores de femtossegundo de várias marcas e o oscilador de áudio da Accusilicon tem um ruído de fase tão baixo quanto -158dBc/Hz [@1kHz]. Comparado com os -145dBc/Hz de um oscilador de femtossegundo geral, o ruído de fase é reduzido em 13dB, o que garante excelente controle de jitter para o D16.
4. Controle de atraso preciso em nível de picossegundo, que pode definir o atraso de E/S e compensar o "atraso de fiação" da placa para que os sinais que chegam à extremidade do DAC sejam alinhados e estritamente sincronizados.
5. Com o controle preciso do FPGA-Master 2.0, 128 PWM-DACs independentes operam no modo FIR e se combinam para formar saídas L+, L-, R+, R−. Cada bit de dados do DAC passa por um atraso e alinhamento cuidadosos por meio de uma compensação rigorosa.
PWM-DAC discreto
Após o FPGA gerar o sinal PWM, ele chega ao PWM-DAC discreto para decodificação. Empregando 16 conjuntos de uma cascata PWM-DAC 8E. Existem 4 conjuntos por L+, L−, R+, R−, que são 32 PWM-DACs. A quantidade do DAC excede a de outros DACS discretos portáteis em mais de 6,4 vezes. Com a combinação excepcional de decodificação precisa e uma quantidade substancial de DACs de altíssima qualidade, um nível THD+N de menos de 0,0001% é alcançado e representa um desempenho excepcional.
Filtro FIR analógico de hardware
Com o controle preciso de picosegundos do FPGA-Master2.0, 128 PWM-DACs independentes operam no modo FIR e se combinam para formar saídas L+, L-, R+, R-. Cada canal tem 32 PWM-DACS operando no modo "delay parallel". Essa configuração permite que os 32 DACs trabalhem juntos como um filtro FIR analógico de hardware. Ao calcular a média das diferenças entre vários DACs, a distorção é minimizada, resultando em detalhes e densidade de som aprimorados.
Amplificador discreto super classe A 1125mW+1125mw@32Q
O D16 utiliza uma arquitetura similar ao DX320MAX, um circuito AMP discreto super Classe A. Ele incorpora 20pcs de transistores duplos Low VCEsat (BISS) e ostenta uma capacidade de corrente de saída impressionante de até 2A, resultando em uma saída robusta de 1125mW+1125mW@32Q.
Componentes de ponta
1. 128 resistores de película fina de alta precisão, 25 ppm, com desvio de baixa temperatura de 0,1%.
2. Atenuador escalonado de 4 seções e 24 posições com tolerância de canal menor que +/-0,1 dB.
3. Osciladores femtossegundos de ruído de fase ultrabaixo Accusilicon duplos, com um nível de ruído tão baixo quanto -158 dBc/Hz (@1 kHz).
4. Chip DSP de áudio profissional, faixa dinâmica teórica de até 192 dB, THD+N de até -174 dB.
5. Fonte de alimentação analógica de ruído ultrabaixo com ruído tão baixo quanto 0,6 μV. 6. Tela OLED de 1,3 polegadas
Especificações
4,4 mm LO:
- Nível de saída: 3,3 Vrms (DAC baixo ganho) 4 Vrms (DAC alto ganho)
- THD+N: -120,4 dB (0,000095%) @ 1 kHz AES17-20K A-wt
- DNR: 123dB AES17-20K A-wt
- Relação sinal/ruído: 123dB AES17-20K A-wt
- Diafonia: 135dB
- Resposta de frequência: 15Hz-40kHz +/-1dB
3,5 mm LO:
- Nível de saída: 1,65 Vrms (DAC baixo ganho) 2 Vrms (DAC alto ganho)
- THD+N: -118dB(0,00012%)@1KHz
- Peso bruto AES17-20K
- DNR: 120dB AES17-20K A-wt
- Relação sinal/ruído: 120dB AES17-20K A-wt
- Diafonia: 133dB
- Resposta de frequência: 15Hz-40kHz +/-1dB
4,4 mm PO:
- Nível de saída: 4,2 Vrms (ganho AMP L + ganho DAC H)
- 6,8 Vrms (ganho AMP H + ganho DAC H)
- Potência de saída: 1125mW+1125mW@32Q THD+N<0,5% THD+N: -117dB(0,00014%)@1KHz
- AES17-20K A-wt 6000 Carga
- DNR: 123dB AES17-20K A-wt
- Relação sinal/ruído: 123dB AES17-20K A-wt
- Diafonia: 131dB
- Resposta de frequência: 15Hz-40kHz +/-1dB